RTC clock synchronization buffer driver delay chip

Número da peça
SKYWORKS
Fabricantes
Descrição
65470 PCS
Em estoque
Número da peça
SKYWORKS
Fabricantes
Descrição
95202 PCS
Em estoque
Número da peça
SKYWORKS
Fabricantes
Descrição
71770 PCS
Em estoque
Número da peça
SKYWORKS
Fabricantes
Descrição
71973 PCS
Em estoque
Número da peça
SKYWORKS
Fabricantes
Descrição
53431 PCS
Em estoque
Número da peça
SKYWORKS
Fabricantes
Descrição
90426 PCS
Em estoque
Número da peça
SKYWORKS
Fabricantes
Descrição
74927 PCS
Em estoque
Número da peça
SKYWORKS
Fabricantes
Descrição
73218 PCS
Em estoque
Número da peça
TI (Texas Instruments)
Fabricantes
Descrição
56673 PCS
Em estoque
Número da peça
TI (Texas Instruments)
Fabricantes
Descrição
90004 PCS
Em estoque
Número da peça
MICROCHIP (US Microchip)
Fabricantes
Descrição
51873 PCS
Em estoque
Número da peça
CYPRESS (Cypress)
Fabricantes
Descrição
67228 PCS
Em estoque
Número da peça
MICROCHIP (US Microchip)
Fabricantes
Descrição
83234 PCS
Em estoque
Número da peça
onsemi (Ansemi)
Fabricantes
The MC10EL/100EL15 is a low-skew 1:4 clock distribution chip designed for low-skew clock distribution applications. The device can be driven by differential or single-ended ECL, or by a PECL input signal if a positive supply is used. If a single-ended input is to be used, the VBB output should be connected to the CLK input and bypassed to ground through a 0.01 F capacitor. The VBB output is suitable as a switching reference for the EL15 input in single-ended input conditions, so this pin only sources/sinks 0.5mA. The EL15 has a multiplexed clock input that can be used to distribute lower speed scan or test clocks as well as high speed system clocks. When LOW (or left open and pulled LOW by an input pull-down resistor), the SEL pin selects the differential clock input. The common enable (ENbar) is synchronous, so the output is only enabled/disabled when it is in the low state. This avoids short clock pulses when devices are enabled/disabled, which can happen in asynchronous control. The internal flip-flops are clocked on the falling edge of the input clock, so all relevant specification limits are referenced to the negative edge of the clock input. The 100 series includes temperature compensation.
Descrição
74150 PCS
Em estoque
Número da peça
RENESAS (Renesas)/IDT
Fabricantes
Descrição
59361 PCS
Em estoque
Número da peça
RENESAS (Renesas)/IDT
Fabricantes
Descrição
53320 PCS
Em estoque
Número da peça
SILICON LABS
Fabricantes
Descrição
51003 PCS
Em estoque
Número da peça
TI (Texas Instruments)
Fabricantes
Descrição
82320 PCS
Em estoque
Número da peça
ADI (Adeno)/MAXIM (Maxim)
Fabricantes
Descrição
61119 PCS
Em estoque
Número da peça
RENESAS (Renesas)/IDT
Fabricantes
Descrição
64712 PCS
Em estoque